|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Читаю описание шины QPI в википедии. Сказано: http://ru.wikipedia.org/wiki/Intel_QuickPath_Interconnect По состоянию на начало 2010 года, внешний интерфейс QuickPath используется только в сериях процессоров Xeon и Core i7 с ядром Nehalem для разъема LGA 1366, а также будет использоваться в следующем поколении Itanium (ядро Tukwila)[3]. При этом чипсеты для разъёма LGA 1366 используют шину DMI для связи между северным и южным мостом. Процессоры для разъёма LGA 1156 не имеют внешнего интерфейса QuickPath, поскольку чипсеты для данного разъёма поддерживают только однопроцессорную конфигурацию, а функциональность северного моста встроена в сам процессор (и следовательно, для связи процессора с аналогом южного моста используется шина DMI). Однако внутри процессора LGA 1156 связь между ядрами и встроенным контроллером PCIe осуществляется через встроенную шину QuickPath Так и у i7 она встроена в сам процессор. Нет? Получается, QPI выведена наружу у Core i7 только как средство соединения с другими процессорами на матери? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:13 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Но на странице http://ru.wikipedia.org/wiki/Intel_Core_i7 сказано: http://ru.wikipedia.org/wiki/Intel_Core_i7 Core i7 не предназначен для многопроцессорных материнских плат, поэтому имеется только один интерфейс QPI. А-а-а... Где логика? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:15 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Всё. Дошло. Северный мост - это не только контроллер памяти, у LGA 1155 - процов и у LGA 1156 - процов контроллеры памяти встроенные, но СЕВЕРНЫЙ МОСТ целиком запихан только в LGA 1156. А что в северном мосту ещё, кроме контроллера памяти, с чем приходится по быстрой QPI связываться, а? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:29 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияА-а-а... Где логика? Отнесись к этому как чему-то, что проще оставить незадействованным, чем убрать вовсе. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:29 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Edd.DragonБудет технологическая деградацияА-а-а... Где логика? Отнесись к этому как чему-то, что проще оставить незадействованным, чем убрать вовсе. Не дошло... Перечитал ещё раз - не дошло ) ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:31 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияНе дошло... Перечитал ещё раз - не дошло ) Процы для многопроцессорных конфигураций делают из того же мяса, что и для однопроцессорных. Интел западло (и я их понимаю) проектировать разные кристаллы под каждую задачу. Проще сделать один, и потом включать/выключать ненужные блоки в зависимости от того, что будет написано на коробочке. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:34 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Да я не об этом спрашиваю... ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:45 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Вопрос в том, чем отличается контроллер памяти и серверный мост. Я думал, это одно и то же. То есть, зачем Core i7, имея контроллер памяти ВНУТРИ, выводит из себя шину QPI наружу. С чем он там коммуницировать собрался, если не поддерживает многопроцессорные конфигурации, как сказано в википедии? ( http://ru.wikipedia.org/wiki/Intel_Core_i7) ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:47 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияВсё. Дошло. Северный мост - это не только контроллер памяти, у LGA 1155 - процов и у LGA 1156 - процов контроллеры памяти встроенные, но СЕВЕРНЫЙ МОСТ целиком запихан только в LGA 1156. А что в северном мосту ещё, кроме контроллера памяти, с чем приходится по быстрой QPI связываться, а? Не совсем так. Новые процы для обеспечения возможности встраивания GPU должны иметь PCI-Ex линии и их контроллер. Поколению без встраиваемых видео это не надо. Потому в них этого не было. PCI-Ex-ом заведовал южник (и сейчас у него никто это не отобрал, т.к. SATA контроллер, например, тоже ведь по PCI-Ex данные гоняет). А связь с южником по одной линии QPI. Раз уж есть - не пешком же ходить. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:49 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияТо есть, зачем Core i7, имея контроллер памяти ВНУТРИ, выводит из себя шину QPI наружу. Ну блин, не нужен мне этот балкон на первом этаже, так что ж, обязательно его сносить что ли? При этом, связь с южником (IO-хабом) нужна? QPI есть? Так чего что-то другое городить то? Т.е. почему это должна быть НЕ QPI? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:52 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Edd.DragonБудет технологическая деградацияВсё. Дошло. Северный мост - это не только контроллер памяти, у LGA 1155 - процов и у LGA 1156 - процов контроллеры памяти встроенные, но СЕВЕРНЫЙ МОСТ целиком запихан только в LGA 1156. А что в северном мосту ещё, кроме контроллера памяти, с чем приходится по быстрой QPI связываться, а? Не совсем так. Новые процы для обеспечения возможности встраивания GPU должны иметь PCI-Ex линии и их контроллер. Поколению без встраиваемых видео это не надо. Потому в них этого не было. PCI-Ex-ом заведовал южник (и сейчас у него никто это не отобрал, т.к. SATA контроллер, например, тоже ведь по PCI-Ex данные гоняет). А связь с южником по одной линии QPI. Раз уж есть - не пешком же ходить. 1. А зачем для возможности встраивания GPU иметь PCI-Ex линии? Недостаточно из ЦП вывести линии с "видеосигналом" готовым? 2. Я думал, что до южного моста всегда соединение медленное - MPI... ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:53 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Edd.DragonБудет технологическая деградацияТо есть, зачем Core i7, имея контроллер памяти ВНУТРИ, выводит из себя шину QPI наружу. Ну блин, не нужен мне этот балкон на первом этаже, так что ж, обязательно его сносить что ли? При этом, связь с южником (IO-хабом) нужна? QPI есть? Так чего что-то другое городить то? Т.е. почему это должна быть НЕ QPI? А зачем этот балкон есть? Как он образовался? Почему в LGA 1156 core i5 этот балкон не торчит, а в core i7 торчит? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:55 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Ответили же вверху. Так ты: "Я не о том спрашивал..." ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 04:58 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Подожду ещё ответов ) ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:00 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
авторПочему в LGA 1156 core i5 этот балкон не торчит, Наверное потому, что этот проект не предполагает выпуск продуктов для многопроцессорных систем. А Нахалем и для тех, и для тех. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:00 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Edd.DragonавторПочему в LGA 1156 core i5 этот балкон не торчит, Наверное потому, что этот проект не предполагает выпуск продуктов для многопроцессорных систем. А Нахалем и для тех, и для тех. А... Дошло. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:02 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияПодожду ещё ответов ) i7 от этого не станет ни лучше, ни хуже. Он незвисим от твоего понимания =)) ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:02 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
А архитектура ядра (нехалем, Йоу Нах и т.п.) однозначно определяют "формат" сокета (1155, 1156...)? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:03 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
А ещё вот один вопрос... Чем понятие "контроллер памяти" отличается от понятия "серверный мост" в практическом смысле? ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:04 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
*северный ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:06 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияА ещё вот один вопрос... Чем понятие "контроллер памяти" отличается от понятия "серверный мост" в практическом смысле? "Северный мост" - это микросхема чипсета, которая реализует функции связи процессора с теми устройствами, которые требуют высокоинтенсивного обмена трафиком. Контроллер памяти - это один из входящих в нее узлов. Еще в нее может входить контроллер процессорной шины, внешних шин (PCI Express, что-либо еще), мохнатая AGP, кросс-бар для многопроцессорных систем, шина для связи всего этого добра с южным мостом и т.д. Как правило, если убрать из нее в процессор контроллер памяти и видео, необходимость в выделенном северном мосте отпадает, все остальное можно и в южник убрать. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:11 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Понято. Буду курить картинки. ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:13 |
|
core i5, core i7.
|
|||
---|---|---|---|
#18+
Будет технологическая деградацияА архитектура ядра (нехалем, Йоу Нах и т.п.) однозначно определяют "формат" сокета (1155, 1156...)? Архитектура всего CPU определяет, а это не только ядро. Понятно, что одни и те же ядра можно использовать в проектах с разным контроллером памяти, с GPU или без, другими ограничениями (для подавления внутренней конкуренции), в разных сокетах. А по сокетам Intel нынче впереди планеты всей. На каждый по отдельной ядро-архитектуре - это очень жирно )) ... |
|||
:
Нравится:
Не нравится:
|
|||
04.03.2012, 05:25 |
|
|
start [/forum/topic.php?fid=30&msg=37690234&tid=1530286]: |
0ms |
get settings: |
10ms |
get forum list: |
11ms |
check forum access: |
3ms |
check topic access: |
3ms |
track hit: |
160ms |
get topic data: |
10ms |
get forum data: |
2ms |
get page messages: |
52ms |
get tp. blocked users: |
1ms |
others: | 16ms |
total: | 268ms |
0 / 0 |